Descripción
Es un flip-flop independiente con disparo por flanco negativo con entradas J y K debe ser estable antes de la transición de reloj de alta a baja para una operación predecible. Cuando el borrado es bajo, anula el reloj y las entradas de datos forzando la salida Q baja y la salida Q alta.
Especificaciones:
Familia: LS
Tipo de Flip-Flop: JK
Tipo circuito lógico: Buffer, no inversión
Tipo de trigger: Positive Edge
Tipo de salida: Complementario, diferencial
Retardo de propagación: 15 ns
Tensión de alimentación mínima: 4.75 V
Tensión de alimentación máxima: 5.25 V
Frecuencia: 30 MHz
Corriente de salida: 8 mA
Temperatura de operación mínima: 0°C
Temperatura de operación máxima: 70°C
Encapsulado: DIP
14 pines
Documentación:
Puedes consultar el datasheet en el siguiente link: